国产探花免费观看_亚洲丰满少妇自慰呻吟_97日韩有码在线_资源在线日韩欧美_一区二区精品毛片,辰东完美世界有声小说,欢乐颂第一季,yy玄幻小说排行榜完本

首頁 > 學院 > 開發設計 > 正文

帶PLL的全局時鐘管理模塊

2019-11-11 05:22:19
字體:
來源:轉載
供稿:網友

模塊設計步驟: 1)板卡開機上電。上電50ms延時。

2)開始啟動PLL。PLL不能被復位,保證工作期間只有一次上電配置機會。

3)PLL之后綜合鎖相信號、外部復位信號,實現”異步復位,同步釋放”的復位邏輯。

設計過程: 在每個FPGA–>src文件夾中有這樣三個文件: 這里寫圖片描述

sys_pll中是鎖相生成的pll時鐘 system_init_delay是開機上電50ms system_ctrl_pll是例化前兩個文件,并對輸出的pll時鐘和外部復位信號實現“異步復位,同步釋放”的復位邏輯。 最后的輸入輸出信號為:

`timescale 1 ns / 1 nsmodule system_ctrl_pll( //global clock input clk, input rst_n, //synced signal output clk_c0, //clock output output sys_rst_n //system reset);

三個文件通常放在一起使用,在頂層文件中直接例化上述輸入輸出信號,其他文件中的時鐘和復位信號用例化后的信號。


發表評論 共有條評論
用戶名: 密碼:
驗證碼: 匿名發表
主站蜘蛛池模板: 安达市| 仁化县| 高邮市| 铜陵市| 寻乌县| 六枝特区| 北票市| 库尔勒市| 连城县| 南投市| 抚顺市| 黄大仙区| 萨迦县| 宝清县| 海阳市| 德州市| 临夏县| 武陟县| 桂东县| 罗源县| 石柱| 高碑店市| 岚皋县| 南郑县| 社会| 井研县| 西青区| 上饶市| 明溪县| 彰武县| 化隆| 绿春县| 米脂县| 德昌县| 内乡县| 霸州市| 泰宁县| 郯城县| 衡阳市| 贡嘎县| 太保市|